ĐHBK Tp HCM–Khọa ĐĐT–BMĐT

MH: Xử lý tín hiệu số với FPGA – HK201

GVPT: Hồ Trung Mỹ

# Đáp án của Bài tập ôn kiểm tra giũa học kỳ

# 1. Với mạch tổ hợp sau:



Hãy viết mã Verilog với các cách sau:

- 1) Dùng mô hình cấu trúc.
- 2) Dùng mô hình luồng dữ liệu.
- 3) Dùng mô hình hành vi.

```
BG.

1) Mô hình cấu trúc:
Đặt tên các cổng từ trên xuống dưới và từ trái qua phải.
module BT1_Q2s (Y, W, X, Z, F);
input Y, W, X, Z;
output F;

wire W_n, X_n;
wire T1, T2, T3, T4;

not u1(W_n, W);
not u2(X_n, X);
or u3(T1, W, X);
or u4(T2, W_n, X_n);
and u5(T3, Y, T1);
```

#### endmodule

or u7(F, T3, T4);

and u6(T4, T1, T2, Z);

```
2) Mô hình luồng dữ liệu module BT1\_Q2d (Y, W, X, Z, F); input Y, W, X, Z; output F; wire W\_n, X\_n; wire T1, T2, T3, T4; assign T1 = W \mid X; assign T2 = \sim W \mid \sim X; assign T3 = Y \& T1; assign T4 = T1 \& T2 \& Z; assign F = T3 \mid T4;
```

#### endmodule

```
3) Mô hình hành vi
F = Y (W + X) + (W+X)(W'+X').Z = Y(W + X) + Z(W \oplus X) =
W = 0 \Rightarrow F = YX + ZX = XYZ' + XYZ + XYZ + XYZ = \Sigma m(5, 6, 7)
W = 1 \Rightarrow F = Y + ZX' = X'YZ' + X'YZ + XYZ' + XYZ + X'Y'Z + X'YZ = \Sigma m(1, 2, 3, 6, 7)
\Rightarrow F (W, X, Y, Z) = \Sigmam(3, 5, 7, 9, 10, 11. 14, 15)
module BT1_Q2h (Y, W, X, Z, F);
input Y, W, X, Z;
output F;
reg F;
wire [3:0] data;
assign data = {W, X, Y, Z};
always @ (data)
       case (data)
              5,6,7,9,10,11,14,15: F =1;
              default: F = 0;
       endcase
endmodule
```

**2.** Thiết kế mạch giải mã 74138 (đặt tên biến có bù bắng cáh thêm "\_n" hay "\_bar" phía sau, TD: ngõ ra  $\overline{\text{O7}}$  có thể dùng danh hiệu **Q7\_n** hay **Q7\_bar**, dùng Q vì O dễ nhầm số 0).



Hãy viết mã Verilog với các cách sau:

- 1) Dùng mô hình cấu trúc.
- 2) Dùng mô hình luồng dữ liệu.
- 3) Dùng mô hình hành vi.

```
BG.
```

```
1) Mô hình cấu trúc
module dec138s (
A0, A1, A2, E1_n, E2_n, E3, // inputs
Q0_n, Q1_n, Q2_n, Q3_n, Q4_n, Q5_n, Q6_n, Q7_n // outputs
);
```

```
input A0, A1, A2, E1_n, E2_n, E3;
output Q0_n, Q1_n, Q2_n, Q3_n, Q4_n, Q5_n, Q6_n, Q7_n;
wire A0_n, A1_n, A2_n;
wire EN, E1, E2;
not(A0_n, A0);
not(A1_n, A1);
not(A2_n, A2);
not(E1, E1_n);
not(E2, E2_n);
and(EN, E1, E2, E3);
nand(Q0_n, EN, A2_n, A1_n, A0_n);
nand(Q1_n, EN, A2_n, A1_n, A0);
nand(Q2_n, EN, A2_n, A1, A0_n);
nand(Q3_n, EN, A2_n, A1, A0);
nand(Q4_n, EN, A2, A1_n, A0_n);
nand(Q5_n, EN, A2, A1_n, A0);
nand(Q6_n, EN, A2_n, A1, A0);
nand(Q7_n, EN, A2, A1, A0);
endmodule
2) Mô hình luồng dữ liệu
module dec138d (
                   A0, A1, A2, E1_n, E2_n, E3, // inputs
                   Q0_n, Q1_n, Q2_n, Q3_n, Q4_n, Q5_n, Q6_n, Q7_n // outputs
);
input A0, A1, A2, E1_n, E2_n, E3;
output Q0_n, Q1_n, Q2_n, Q3_n, Q4_n, Q5_n, Q6_n, Q7_n;
wire EN_n;
assign EN_n = E1_n | E2_n | \sim E3;
assign Q0_n = EN_n | A2 | A1 | A0;
assign Q1_n = EN_n | A2 | A1 | \sim A0;
assign Q2_n = EN_n | A2 | \sim A1 | A0;
assign Q3_n = EN_n \mid A2 \mid \sim A1
                                  ~A0:
assign Q4_n = EN_n | \sim A2 | A1 | A0;
assign Q5_n = EN_n | \sim A2 | A1 | \sim A0;
assign Q6_n = EN_n | \sim A2 | \sim A1 | A0;
assign Q7_n = EN_n | \sim A2 | \sim A1 | \sim A0;
endmodule
3) Mô hình hành vi
module dec138h (
                   A0, A1, A2, E1 n, E2 n, E3, // inputs
                   Q0_n, Q1_n, Q2_n, Q3_n, Q4_n, Q5_n, Q6_n, Q7_n // outputs
input A0, A1, A2, E1_n, E2_n, E3;
output Q0_n, Q1_n, Q2_n, Q3_n, Q4_n, Q5_n, Q6_n, Q7_n;
reg [0:7] out;
```

```
wire [2:0] A, E; integer k;  \begin{aligned} & \textbf{assign} \; \{ Q0\_n, \, Q1\_n, \, Q2\_n, \, Q3\_n, \, Q4\_n, \, Q5\_n, \, Q6\_n, \, Q7\_n \} = \textbf{out}; \\ & \textbf{assign} \; A = \{A2, \, A1, \, A0\}; \\ & \textbf{assign} \; E = \{E3, \, E2\_n, \, E1\_n \}; \end{aligned} \\ & \textbf{always} \; @ \; (A \; \textbf{or} \; E) \\ & \textbf{begin} \\ & \text{out} = 8'b1111\_1111; \\ & \textbf{if} \; (E == 3'b100) \\ & \textbf{for} \; (\; k = 0; \; k < 8; \, k = k + 1) \\ & \textbf{if} \; (k == A) \\ & \text{out}[k] = 0; \end{aligned}
```

### endmodule

3. Cho trước mạch sau:



Hãy viết mã Verilog mô tả mạch này với các cách sau:

- 1) Dùng mô hình cấu trúc.
- 2) Dùng mô hình luồng dữ liệu.
- 3) Dùng mô hình hành vi.

# BG.

## 1) Mô hình cấu trúc

```
// Đánh số cổng từ trên xuống dưới và từ trái qua phải
module BT2 Q1s (A, B, C, D, X, Y, G, H, F);
input A, B, C, D; input [7:0] X, Y;
output G, H; output [7:0] F;
wire An, T1, T2;
wire [7:0] E;
integer k;
not (An, A);
or (T1, An, B);
nand (T2, C, D);
and (G, T1, T2);
nand (E[0], X[0], Y[0]);
nand (E[1], X[1], Y[1]);
nand (E[2], X[2], Y[2]);
nand (E[3], X[3], Y[3]);
nand (E[4], X[4], Y[4]);
nand (E[5], X[5], Y[5]);
```

```
nand (E[6], X[6], Y[6]);
nand (E[7], X[7], Y[7]);
not(H, E[5]);
not(F[0], E[0]);
not(F[1], E[1]);
not(F[2], E[2]);
not(F[3], E[3]);
not(F[4], E[4]);
not(F[5], E[5]);
not(F[6], E[6]);
not(F[7], E[7]);
endmodule
Chú ý: Có thể viết gọn hơn bằng cách tự tạo các cổng mong muốn:
// Main program
module BT2_Q1s2 (A, B, C, D, X, Y, G, H, F);
input A, B, C, D; input [7:0] X, Y;
output G, H; output [7:0] F;
wire An, T1, T2;
wire [7:0] E;
not u1(An, A);
or u2(T1, An, B);
nand u3(T2, C, D);
and u4(G, T1, T2);
not u5(H, E[5]);
mynot u6(.out(F), .in(E));
mynand u7(.out(E), .in1(X), .in2(Y));
endmodule
// NAND 8-bit data
module mynand(out,in1, in2);
input [7:0] in1, in2;
output [7:0] out;
assign out = \sim(in1 & in2);
endmodule
// NOT 8-bit data
module mynot(out,in);
input [7:0] in;
output [7:0] out;
assign out = ~in;
endmodule
2) Mô hình luồng dữ liệu
module BT2_Q1d (A, B, C, D, X, Y, G, H, F);
input A, B, C, D; input [7:0] X, Y;
output G, H; output [7:0] F;
wire [7:0] E;
```

```
assign G = (\sim A \mid B) \& \sim (C \& D);
assign E = \sim (X \& Y);
assign H = \sim E[5];
assign F = \sim E;
endmodule
3) Mô hình hành vi
module BT2_Q1h (A, B, C, D, X, Y, G, H, F);
input A, B, C, D; input [7:0] X, Y;
output G, H; output [7:0] F;
reg G, H; reg [7:0] F;
reg [7:0] E;
wire [19:0] data;
assign data = {A, B, C, D, X, Y};
always@(data)
begin
       if (!(C && D))
              G = A \mid B;
       else
              G = 0;
       E = {\sim}(X \& Y);
       H = \sim E[5];
       F = \sim E;
end
endmodule
4. Cho trước mạch tổ hợp có hàm Boole sau:
                       F(A, B, C, D) = \overline{C}\overline{D} + \overline{A}CD + BD
Viết mã Verilog mô tả mạch dùng
   a) mô hình luồng dữ liêu.
   b) mô hình hành vi với phát biểu if ... else ....
   c) mô hình hành vi với phát biểu case
Chú ý: Không cần viết lại các khai báo cổng cho các mô hình.
BG.
module cau_1(A, B, C, D, F);
input A, B, C, D; output F;
       a) Mô hình luồng dữ liệu
              assign F = ( (C \& (D) | (A \& C \& D) | (B \& D));
       b) Mô hình hành vi với if ... else ...
           Ta có: F = D'C' + D(A'C + B)
              reg F;
              always@(A or B or C or D)
                     if (D == 1) // hoặc dùng: if (D)
                             F = ( A \& C) | B;
                      else
                             F = \sim C;
```

```
Mô hình hành vi với case
F(A,B,C,D) = C'D' + A'CD + BD = \Sigma m(0,3,4,5,7,8,12,13,15) = \Pi M(1,2,6,9,10,11,14)
      reg F;
                                                      CD
                                                      00
                                                           01
                                                                11
      always@(A or B or C or D)
                                                                1
                                            AB 00
                                                       1
                                                       1
                                                 01
                                                            1
                                                                1
      case({A, B, C, D})
                                                  11
                                                       1
                                                            1
                                                                1
             1,2,6,9,10,11,14: F = 0;
                                                       1
                                                  10
             default: F = 1;
      endcase;
// hoặc theo A, B
```

#### endmodule

// Output Logic

endmodule

5. Dùng Verilog mô tả FSM có giản đồ trạng thái hình bên. Giả sử hệ có xung nhịp clk kích cạnh lên, ngõ vào X, ngõ ra Y, và ngõ điều khiển đồng bộ Reset\_n tích cực thấp (Khi hệ bị Reset sẽ về trạng thái A).

```
BG.
module cau_2(clk, Reset_n, X, Y);
input clk, Reset, X;
output Y; reg Y;
reg [1:0] state, nstate; // nstate = next state
parameter A = 3'b000, B = 3'b001, C = 3'b010;
parameter D = 3'b011, E = 3'b100;
// State register
always@(posedge clk)
      if (!Reset_n)
             state <= A;
      else
             state <= nstate;
// Next state Logic
always@(state or x)
      case(state)
              A: nstate = X? A : B;
              B: nstate = X? A : C:
              C: nstate = X? D : C;
              D: nstate = X? E : B;
              E: nstate = X? B : A;
              default: nstate = A;
      endcase
```

assign Y = (state == E) && (X == 0);



6. Thiết kế mạch đếm lên có modulo chỉnh được (từ 1 đến 15), ngõ vào N dùng để chỉnh modulo. Thí dụ: N=5 thì ngõ ra Q có chuỗi đếm 0000, 0001, 0010, 0011, 0100, 0000.Bộ đếm này dùng xung nhịp CLK tác động cạnh lên và có ngõ reset bất đồng bộ tích cực thấp.

## end

#### endmodule

>> Dạng sóng mô phỏng với N = 7:

| Name:      |   | 100.0ns    | 200.0ns | 300.0ns | 400,0ns | 500.0ns | 600.0ns | 700.0ns | 800.0ns    | 900.0ns |
|------------|---|------------|---------|---------|---------|---------|---------|---------|------------|---------|
| [I] resetn |   |            |         |         |         |         |         |         |            |         |
| [I] clk    |   |            |         |         |         |         |         |         |            |         |
| [I] N      |   |            |         |         |         | 7       |         |         |            |         |
| [O]count   | 0 | <b>X</b> 0 | 1       | 2       | 3       | 4       | X 5     | 6       | <b>X</b> 0 | X 1 X   |

- 7. Ta cần thiết kế 1 mạch tuần tự đồng bộ có thể phát hiện chuỗi bit vào liên tiếp là 1010 (ngõ vào 1 bit nối tiếp) và khi có phát hiện thì ngõ ra sẽ là 1. Hãy viết mã Verilog với
  - a) Máy trạng thái Moore.
  - b) Máy trạng thái Mealy.

#### BG.

# a) Máy trạng thái Moore Giản đồ trang thái



S3: state  $\leq x$ ? S1: S4;

```
S4: state <= x ? S3 : S0; endcase

// Define output during S4
```

// Define output during S4 assign y = (state == S4); endmodule

## Dạng sóng mô phỏng:

| Name:      | 100.0ns | 200.0ns | 300,0ns | 400.0ns | 500,0ns | 600,0ns | 700.0ns | 800,0ns | 900,0ns |
|------------|---------|---------|---------|---------|---------|---------|---------|---------|---------|
| [I] x      |         |         |         |         |         |         |         |         |         |
| [I] resetn |         |         |         |         | ŀ       |         |         |         |         |
| [I] clk    |         |         |         |         |         |         |         |         |         |
| [O]y       |         |         |         |         |         |         |         |         |         |
| [B] state  | 0       |         | ( 1     | 3       | 2       | 6       | 2       | 6       | 0       |

## Chú ý:

Cách 2: dùng thanh ghi dịch chuyển 4 bit nối tiếp thành song song và so sánh với chuỗi "1010".

# b) Máy trạng thái Mealy Giản đồ trạng thái

if (!resetn)



```
Chương trình:
module BT2 Q3b (x,clk, resetn, y);
// Mealy machine for a "1010" sequence detection
input x, clk, resetn;
output y;
reg y;
reg [1:0] pstate, nstate; //present and next states
parameter S0=2'b00, S1=2'b01, S2=2'b11, S3=2'b10;
// Next state and output combinational logic
// Use blocking assignments "="
always @(x or pstate)
case (pstate)
       S0: if (x) begin nstate = S1; y = 0; end
             else begin nstate = S0; y = 0; end
       S1: if (x) begin nstate = S1; y = 0; end
             else begin nstate = S2; y = 0; end
       S2: if (x) begin nstate = S3; y = 0; end
             else begin nstate = S0; y = 0; end
       S3: if (x) begin nstate = S1; y = 0; end
             else begin nstate = S2; y = 1; end
endcase
// Sequential logic, use nonblocking assignments "<="
always @(posedge clk or negedge resetn)
```

pstate <= S0; else pstate <= nstate;

# endmodule

# Dạng sóng mô phỏng:

| Name:      | 100,0ns | 200,0ns | 300.0ns | 400.0ns | 500,0ns | 600.0ns | 700.0ns | 800.0ns |
|------------|---------|---------|---------|---------|---------|---------|---------|---------|
| [I] X      |         |         |         |         |         |         |         |         |
| [I] resetn |         | l I     |         |         | I I     |         |         |         |
| [I] clk    |         |         |         |         |         |         |         |         |
| [O]y       |         |         |         |         |         |         |         |         |
| [B] pstate | 0       |         | 1       | 3       | 2       | 3       | 2       | 3       |

## Chú ý:

Có thể viết gọn hơn chỗ lệnh always tính trạng thái kế như sau:

always @ (x or pstate) begin

```
if ((pstate == S3) && (x == 0)) y = 1; else y = 0;
case (pstate)
        S0: nstate = x ? S1 : S0;
        S1: nstate = x ? S1 : S2;
        S2: nstate = x ? S3 : S0;
        S3: nstate = x ? S1 : S2;
endcase
```

#### end

**8.** Hãy tìm đường tới hạn  $T_{critical}$  cho hệ sau, biết  $T_M = 2$  và  $T_A = 1$  u.t.



#### ĐS.

Các nút được đánh số màu đỏ, các đường tới hạn qua các nút 4-3-1-2 hoặc 7-3-1-2 hoặc , do đó ta tìm được:

$$T_{critical} = T_M + T_A + T_A + T_A = T_M + 3T_A = 2 + 3 \times 1 = 5 \text{ u.t.}$$

**9.** (Ch2. Prob 1) Với DFG trong hình 2.12, thời gian tính toán của nút được cho trong dấu ngoặc. Tính giới hạn lặp của DFG này bằng quan sát và giải thuật LPM.



Hình 2.12

a) Phương pháp quan sát:

L1: 1-2-3 có giới hạn vòng là (2+3+2)/2 = 3.5 u.t.

L2: 1-2-4 có giới hạn vòng là (2+3+1)/2 = 3 u.t.

Như vậy giới han lặp  $T_{\infty} = \max(gh \ vong) = 3.5 \ u.t.$ 

b) Giải thuật LPM

Theo các bước sau:

S1. Xây dựng giản đồ delay G<sub>d</sub> từ DFG

$$d1 \rightarrow d2:0$$

$$d2 \rightarrow d1: d2 \rightarrow 2 \rightarrow 3 \rightarrow 1 \rightarrow d1 = 7$$

$$d2 \rightarrow d3: d2 \rightarrow d3 = 3$$

$$d3 \rightarrow d1: d3 \rightarrow 4 \rightarrow 1 \rightarrow d1 = 3$$



S2. Xây dựng ma trận L(1)

$$\mathbf{L}^{(1)} = \begin{bmatrix} -1 & 0 & -1 \\ 7 & -1 & 3 \\ 3 & -1 & -1 \end{bmatrix}$$

S3. Xây dựng các ma trận tiếp theo L(2) và L(3)

$$\mathbf{L}^{(2)} = \begin{bmatrix} 7 & -1 & 3 \\ 6 & 7 & -1 \\ -1 & 3 & -1 \end{bmatrix} \qquad \mathbf{L}^{(3)} = \begin{bmatrix} 6 & 7 & -1 \\ 14 & 6 & 10 \\ 10 & -1 & 6 \end{bmatrix}$$

S4. Tính giới hạn lặp T∞:

$$T_{\infty} = \max\left(\frac{7}{2}, \frac{7}{2}, \frac{6}{3}, \frac{6}{3}, \frac{6}{3}\right)$$
  
= 3.5

10. Cho trước DFG sau và thời gian tính toán của nút được ghi trong dấu ngoặc kế bên nút đó (đơn vị u.t.)



- a) Bằng quan sát tính các giới hạn vòng và giới hạn lặp.
- b) Tính lại giới hạn vòng bằng giải thuật LPM.

a) Bằng quan sát tính các giới hạn vòng và giới hạn lặp.
 Bảng các giới hạn vòng trong DFG

| Vòng thứ | Các nút trong vòng | Giới hạn vòng (u.t.)      |
|----------|--------------------|---------------------------|
| 1        | a-b                | (1 + 1)/1 = 2             |
| 2        | b-c                | (1 + 2)/1 = 3             |
| 3        | c-d-e              | (2+1+1)/1=4               |
| 4        | a-b-c-d-f          | (1+1+2+1+2)/2 = 5/2 = 2.5 |

Suy ra giới hạn lặp  $T_{\infty}$  = max{các giới hạn vòng} = max{2, 3, 4, 2.5} =  $\frac{4 \text{ u.t}}{2}$ 

b) Tính lại giới hạn vòng bằng giải thuật LPM.
 Đánh số các phần tử trễ (D) theo thứ tự từ trái qua phải là d1, d2, và d3.
 Ta có ma trân ban đầu L(1):

$$L^{(1)} = \begin{bmatrix} 2 & 2 & -1 \\ 3 & 3 & 2 \\ 5 & 5 & 4 \end{bmatrix}$$

Các ma trận L<sup>(2)</sup> và L<sup>(3)</sup>

$$\mathbf{L}^{(2)} = \begin{bmatrix} 5 & 5 & 4 \\ 7 & 7 & 6 \\ 9 & 9 & 8 \end{bmatrix}$$

$$L^{(3)} = \begin{bmatrix} 9 & 9 & 8 \\ 11 & 11 & 10 \\ 13 & 13 & 12 \end{bmatrix}$$

Suy ra giới hạn lặp  $T_{\infty} = \max\{2, 3, 4, \frac{5}{2}, \frac{7}{2}, \frac{8}{2}, \frac{9}{3}, \frac{11}{3}, \frac{12}{3}\} = \frac{4 \text{ u.t.}}{2}$ 

11. Xét DFG sau, giả sử thời gian tính toán tại mỗi nút là T.



- a) Vẽ và tính đường tới hạn của hệ này.
- b) Hãy tìm các nhát cắt thuận thích hợp để tạo đường ống làm cho hệ có đường tới hạn là T? Khi đó cần thêm bao nhiều Delay (D) để tao đường ống?

BG.



DSP\_FPGA-BT on KTGHK-201 - trang 12/17

- a) Các đường màu đỏ là các đường tới hạn và đường tới hạn đi qua 4 nút có thời gian tính giống nhau nên T<sub>critical</sub> = 4T.
- b) Các đường đứt nét xanh dương là các nhát cắt thuận để tạo đường ống. Khi đó tất cả các nhánh nối gữa 2 nút đều có D ⇒ Tcritical = thời gian tính toán tại mỗi nút = T. Theo thứ tự các nhát cắt thuận từ trái qua phải, ta có:
  - Nhát cắt thuận 1 cắt 3 nhánh ⇒ cần thêm 3 phần tử Delay(D).
  - Nhát cắt thuận 2 cắt 4 nhánh ⇒ cần thêm 4 phần tử Delay(D).
  - Nhát cắt thuận 3 cắt 2 nhánh ⇒ cần thêm 2 phần tử Delay(D).

Như vậy để tạo đường ống cho DFG này ta cần thêm (3+4+2 =) 9 phần tử Delay (D).

12. Xét DFG trong hình sau với thời gian cần cho mỗi phép toán tại mỗi nút là T:



- a) Tốc độ mẫu cực đại có thể đạt được trong hệ thống này là bao nhiều? (chú ý: tốc độ mẫu =  $1/T_{critical}$ )
- b) Đặt các thanh ghi tạo đường ống tại các tập cắt thuận thích hợp (feed-forward cutset) để cho đường tới hạn  $T_{critical}$  nhỏ nhất có thể được. Khi đó cần thêm bao nhiều phần tử D nữa?
- c) Nếu chỉ có thể thêm 4 phần tử D cho pipeline thì tốc độ mẫu là bao nhiêu?

BG.

- a) Đường tới hạn là 5T (qua các nút  $A \rightarrow B \rightarrow D \rightarrow F \rightarrow H$ )
  Do đó tốc đô mẫu cực đại có thể đạt được trong hệ thống này là  $T_{sample} = 1/5T$
- b) Ta nhận thấy để cho Tcritical nhỏ nhất thì phải cho tất cả các nhánh có D ⇒Thực hiện tạo đường ống với các tập cắt thuận theo đường đứt nét trong hình sau:



Với hình mới ta có Tcritical = T, suy ra đó tốc độ mẫu trong hệ thống này là 1/T. Khi đó cần thêm 11 thanh ghi nữa (vì mỗi cạnh trong tập cắt thêm 1 và tổng cộng tập cắt đi qua 11 cạnh).

c) Vì chỉ có 4D, do đó ta chỉ dùng tập cắt CS2 đi qua 4 cạnh và có hình sau:



Và Tcritical = 3T (đi qua D, F và H) ⇒ Tốc độ mẫu = 1/3T.

13. Một bộ lọc số được mô tả bởi phương trình sau:

$$y(n) = ax(n) + bx(n-2)$$

- a) Vẽ sơ đồ khối của mạch để cho chu kỳ xung nhịp  $T_{CLK} = T_M + T_A$  ( $T_M$  là thời gian tính toán của bộ nhân và  $T_A$  là thời gian tính toán của bộ cộng):
- b) Thực hiện song song hệ này với kích thước khối là 2: Viết phương trình và vẽ hình.

BG.

a) Đây là bộ lọc FIR 2 rẽ nhánh (2-tap FIR filter), ta có sơ đồ khối của mạch:



Với các đường đỏ là đường tới hạn  $\Rightarrow$  T<sub>critical</sub> = T<sub>M</sub> + T<sub>A</sub>  $\Rightarrow$  T<sub>CLK</sub>  $\geq$  T<sub>ciritcal</sub>  $\Rightarrow$  Chọn T<sub>CLK</sub> = T<sub>M</sub> + T<sub>A</sub>

b) Phương trình thực hiện song song với kích thước khối là 2:

$$y(2k) = ax(2k) + bx(2k - 2)$$
  
 $y(2k+1) = ax(2k+1) + bx(2k - 1)$ 

SV tự vẽ sơ khối mạch thực hiện các phương trình trên

**14.** (Ch3. Prob 7) Xét bộ lọc FIR bậc 6:

$$y(n) = ax(n) + bx(n-4) + cx(n-6)$$

- a) Vẽ sơ đồ khối của mạch để cho chu kỳ xung nhịp  $T_{CLK} = T_M + T_A$  ( $T_M$  là thời gian tính toán của bộ nhân và  $T_A$  là thời gian tính toán của bộ cộng)
- b) Vẽ kiến trúc khối của cấu trúc a) với kích thước khối là 3. Sắp xếp lại kiến trúc này sao cho chu kỳ xung nhịp  $T_{CLK} = (T_M + T_A)/4$ . Giả sử rằng  $T_M = 3T_A$ .

BG.

a) Sơ đồ khối của mạch



Sơ đồ này dẫn đến  $T_{\text{sample}} = T_{\text{M}} + 2T_{\text{A}}$ Ta vẽ sơ đồ khối chuyển vị của nó



Sơ đồ này dẫn đến  $T_{sample} = T_M + T_A$ 

b) Với kích thước khối là 3 ta có:

$$y(3k) = ax(3k) +bx(3k-4)+cx(3k-6)$$
  
 $y(3k+1) = ax(3k+1) +bx(3k-3)+cx(3k-5)$   
 $y(3k+2) = ax(3k+2) +bx(3k-2)+cx(3k-4)$ 



Sắp xếp lại sơ đồ trên để cho  $T_{CLK}=(T_M+T_A)/4$  với  $T_M=3T_A$  bằng cách chia bộ nhân làm 3 phần với các đường đứt nét chia ra pipeline:



## 15. Xét mạch lọc sau:



- a) Tìm biểu thức của y(n). Từ đó suy ra hàm truyền của mạch lọc này.
- b) Vẽ DFG của mạch lọc. Giả sử thời gian tính toán của bộ cộng là  $T_A = 1$  u.t. và bộ nhân là  $T_M = 2$ u.t.
- c) Hãy tìm đường tới hạn  $T_{critical}$  và giới hạn lặp  $T_{\infty}$  cho DFG ở b).
- d) Tính lại  $T_{\infty}$  dùng giải thuật LPM.

## 16. Xét mạch lọc sau:



- a) Vẽ DFG của mạch lọc. Giả sử thời gian tính toán của bộ cộng là  $T_A = 1$  u.t. và bộ nhân là  $T_M = 2$ u.t.
- b) Hãy tìm đường tới hạn  $T_{critical}$  và giới hạn lặp  $T_{\infty}$  cho DFG ở b).
- c) Tính lại  $T_{\infty}$  dùng giải thuật LPM.

## 17. Xét bô loc số IIR sau:



Trong bộ lọc trên: a1, a2, b0, b1, và b2 là các hệ số bộ lọc; A1—A4, M1—M5 là nhãn của các bộ cộng (Adder) và các bộ nhân (Multiplier).

- a) Hãy vẽ DFG của sơ đồ khối này. Đánh nhãn các nút bằng A1, M1, ...
- b) Hãy vẽ (các) đường tới hạn trên DFG và tính Tcritical theo  $T_A$  (thời gian tính toán của bộ cộng) và  $T_M$ .(thời gian tính toán của bộ nhân).
- c) Giả sử  $T_A = 1$  u.t. và  $T_M = 2$  u.t., hãy tìm chu kỳ mẫu tối thiểu và giới hạn lặp  $T_{\infty}$ .
- d) Tái định thì DFG để cho chu kỳ mẫu =  $T_{\infty}$  trong khi vẫn giữ số thanh ghi nhỏ nhất có thể được.

## 18. Một bộ lọc FIR có cài đặt dạng trực tiếp sau:

$$y(n) = ax(n) + bx(n-2) + cx(n-3)$$

Giả sử thời gian tính toán cho phép công-nhân là T.

- a) Tạo đường ống cho bộ lọc này để chu kỳ xung nhịp xấp xỉ là T.
- b) Thực hiện song song với kích thước khối là 3. Tạo đường ống cho bộ lọc này để chu kỳ xung nhịp là T. Tốc độ mẫu của hệ này là bao nhiêu?
- c) Tạo đường ống cho bộ lọc có được từ b) sao cho chu kỳ xung nhịp là T/2. Tốc độ mẫu bây giờ là bao nhiêu?

## 19. Cho trước mạch lọc số sau:



- a) Vẽ DFG của mạch này.
- b) Hãy tìm đường tới hạn  $T_{critical}$  và giới hạn lặp  $T_{\infty}$  bằng quan sát cho DFG ở a). Giả sử thời gian tính toán của bộ cộng là  $T_A=2$  u.t. và bộ nhân là  $T_M=3$  u.t.
- c) Tính lại  $T_{\infty}$  dùng giải thuật LPM (đánh số thứ tự các phần tử D theo thứ tự từ trái sang phải).

#### BG.

### a) DFG của mạch trên:



b) Đường [dẫn] tới hạn  $T_{critical}$  và giới hạn lặp bằng quan sát: Đường [dẫn] tới hạn đi qua A3-M1-A2-M2-A1 (hoặc nút cuối là A4)  $T_{critical} = T_A + T_M + T_A + T_M + T_A = 3T_A + 2T_M = 3 \times 2 + 2 \times 3 = \underline{12 \text{ ns}}$ 

Tìm giới hạn lặp bằng quan sát: Tính các giới hạn vòng trong DFG

| Vòng thứ | Các nút trong vòng | Giới hạn vòng (u.t.)  |
|----------|--------------------|-----------------------|
| 1        | A1-A2-M2           | (2 + 2 + 3)/1 = 7  ns |
| 2        | A1-A3-M1-A2-M2     | (2+2+3+2+3)/2 = 6 ns  |

Suy ra giới hạn lặp  $T_{\infty}$  = max{các giới hạn vòng} = max{6, 7} =  $\underline{7 \text{ ns}}$ 

c) Tìm giới hạn lặp dùng giải thuật LPM: Đánh số các phần tử trễ (D) theo thứ tự từ trái qua phải là d1, và d2 Ta có ma trận ban đầu  $L^{(1)}$  và ma trận cuối  $L^{(2)}$ :

$$L^{(1)} = \begin{bmatrix} 7 & 0 \\ 12 & -1 \end{bmatrix}$$

$$L^{(2)} = \begin{bmatrix} 14 & 7 \\ 19 & 12 \end{bmatrix}$$

Suy ra giới hạn lặp  $T_{\infty} = \max\{7/1, 14/2, 12/2\} = 7 \text{ ns}$